## به نام خدا

## توضيحات پروژه:



\_ به طور کلی این مدار ساختار گیتی کنترل کننده و ورودی های AC یعنی ,LD, یعنی ,AC یعنی ,INC, CLR هستند.

گیت AND: این گیت تنها زمانی سیگنال True را خروجی میدهد که تمام ورودی های آن True باشند.

گیت OR: این گیت تنها زمانی سیگنال True را خروجی میدهد که حداقل یکی از ورودی های آن True باشند.

## \_ سیگنالهای کنترلی:

- LD (بارگذاری): این سیگنال برای بارگذاری داده در یک رجیستر یا حافظه استفاده می شود.
- INC (افزایش): این سیگنال برای افزایش مقدار در یک رجیستر استفاده می شود.
- CLR (پاک کردن): این سیگنال برای پاک کردن یا ریست کردن مقدار در یک رجیستر استفاده می شود.

## \_ بلوک های عملکردی:

- ADD (جمع کننده): این بلوک عملیات جمع را انجام میدهد.
- DR (رجیستر داده): این بلوک داده را به طور موقت نگه میدارد.
- INPR (رجیستر ورودی): این بلوک ورودی داده را نگه میدارد.
- SHR (شیفت به راست): این بلوک بیتها را به سمت راست شیفت میدهد.
  - SHL (شیفت به چپ): این بلوک بیتها را به سمت چپ شیفت میدهد.
- \_ سیگنالهای کنترلی برای کنترل عملیات بلوکهای عملکردی استفاده میشوند.
- \_ AC (انباره): انباره رجیستری است که نتایج میانی عملیات حسابی و منطقی را ذخیره میکند.
- \_ گیتهای منطقی این ورودیها را پردازش میکنند و سیگنالهای کنترلی (LD، CLR، INR) را تولید میکنند.
- \_ سیگنالهای کنترلی عملیات بلوکهای عملکردی (COM INPR DR ADD)، را کنترل میکنند.